Справочник по настройке BIOS

       

Turn-Around Insertion


- (вставка между циклами). Если этот параметр разрешен ("Enabled"), то между двумя последовательными (back-to-back) циклами обращения к памяти чипсет вставляет один дополнительный такт на MD-линиях (Memory Data). Это происходит после установки сигнала MWE# ("Memory Write Enable") и перед включением буферирования на линиях данных. Если параметр запрещен ("Disabled"), чипсет контролирует DRAM-циклы обычным методом, т.е. аналогично как в чипсетах 82430FX, первых наборах с поддержкой EDO-памяти. Вставка дополнительного такта конечно уменьшает быстродействие, но увеличивает достоверность при операциях чтения/записи.

Опция "SDRAM Write-to-Read Turnaround" явным образом предлагает установить продолжительность такой вставки (в системных тактах): 1T, 2T. Опция "Read/Write Turn-Around" практически носит то же название, но предлагает привычные "Disabled" и "Enabled".

Аналогичная опция появилась несколько ранее и для той же EDO-памяти. Она называлась "EDO MD Timing", а значения параметра уже тогда были "1T" и "2T".

Несколько слов о Back-to-Back . За включение режима "Back-to-Back" ("спина к спине") отвечают, как правило, конфигурационные регистры PCI Command и Host-контроллера. Режим "Back-to-Back" позволяет быстро выполнять последовательности циклов на PCI-шине с минимальной межцикловой паузой. Интерфейс используется для работы процессора в качестве управляющего шиной устройства. При включенном режиме последовательные шинные операции чтения/записи будут специальным образом преобразовываться (иногда говорят - "интерпретироваться") как во время высокопроизводительного пакетного режима процессора. Проще говоря, шина PCI будет "интерпретировать" циклы чтения процессора в скоростные PCI-циклы пакетной (burst) памяти. Поскольку в качестве задатчика шины ("master"-устройства) могут работать и другие системные устройства, то применение интерфейса "back-to-back" носит более широкий характер.

VGA 128k Range Attribute

во включенном состоянии

("Enabled") к адресам

VGA-памяти (A0000H-BFFFFH) чипсетом могут быть применены свойства, подобные функциям

"CPU-TO-PCI Byte Merge" или

"CPU-TO-PCI Prefetch", т.е. стандартным режимам буферизации записи от

CPU в PCI-интерфейс. Это повышает быстродействие системы, в противном случае используется стандартный VGA-интерфейс.

Этот же смысл характерен для множества функций с непохожими наименованиями: "VGA Performance Mode", "Turbo VGA (0 WS at A/B)", "VGA Frame Buffer", хотя в некоторых случаях "оперативный" диапазон сужается до первых 64 кБ (A0000-B0000).

Опция "



Содержание раздела